This browser does not support the video element.
주로 100Ω 매체에서 고속, 저소모, 저소음의 점부터 점까지의 통신을 실현하는 데 사용되며 제어할 수 있는 균형 저항을 가진다.다른 차분 신호 기준과 마찬가지로 LVDS는 전자 복사를 없애고 단일 신호보다 소음이 훨씬 낮다.이 동시에 외부 소음은 공통모드 신호로 두 선에 결합되고 공통모드의 신호로 억제되기 때문에 그 소음 저항 능력은 단일 신호보다 훨씬 강하다.또한 LVDS 드라이브의 출력은 전류 구동 모드를 사용합니다.다른 차분 신호 표준 중의 전압 구동에 비해 지선의 반환 전류를 줄이고 파도 전류를 제거한다.전압 진동(±350mV, PECL은 ±800mv, RS-422는 2V)을 낮추면 LVDS는 PECL과 같은 데이터 속도(>800mbps)를 실현할 수 있고 소모량은 PECL의 10분의 1에 불과하다.
LVDS의 고속, 저소모, 저소음 특성으로 인해 전신과 네트워크 설비의 배판 연결, 3G 벌집 전화 기지국 선반 내 연결, 디지털 영상 인터페이스와 기타 응용에 이상적인 선택이 되었다.상기 장점을 제외하고 LVDS 직렬화기와 반직렬화기는 시스템 설계를 위해 대량의 공간과 자금을 절약했다.이 방안을 사용하면 상호 연결 밀도를 5배 낮출 수 있고 3G와 기타 대량의 판을 가진 통신 응용에서 대량의 공간과 원가를 절약할 수 있다.LVDS 논리 입력은 많은 기존 논리 표준 중 하나입니다.신호원이 LVDS 입력에 충분한 진폭을 제공할 수 있다면 전형적인 값은 차분 100mV Vp-p이고 교류 결합은 필요한 전평 변환을 제공할 수 있다.